Содержание
- Для реализации ЗУ типа LIFO можно использовать
- Наличие на входах асинхронного RS-триггера сигналов R=0, S=0
- На условно-графических обозначениях символы используются для обозначения
- Цифровой компаратор является
- При комбинации сигналов J=0, К=1, С=0 на входах синхронного RS-триггера он
- ЗУ емкостью 1 Кбит содержит ЗЯ
- На условно-графических обозначениях символы Т используются для обозначения
- Счетным триггером называют
- При комбинации сигналов D=0, C=0 на входах синхронного D-триггера он
- Всякий набор унитарного двоичного N-разрядного кода характеризуется
- При комбинации сигналов R=1, S=0, С=0 на входах синхронного RS-триггера он
- При наличии на входе мультиплексора информационного кода Х и адресного кода А=011 на выходе мультиплексора будет значение
- При комбинации сигналов D=0, C=1 на входах синхронного D-триггера он
- При подаче на входы асинхронного RS-триггера сигналов R=0, S=1 на его инверсном выходе
- При комбинации сигналов J=1, К=0, С=0 на входах синхронного RS-триггера он
- ЗУ емкостью 1 Тбит содержит ЗЯ
- При подаче на входы асинхронного RS-триггера сигналов R=1, S=0 на его инверсном выходе
- Для операции М2 используют обозначение
- При комбинации сигналов J=1, К=0, С=1 на входах синхронного RS-триггера он
- При комбинации сигналов R=0, S=1, С=1 на входах синхронного RS-триггера он
- При комбинации сигналов D=1, C=0 на входах синхронного D-триггера он
- При поступлении на вход суммирующего 4-разрядного бинарного вычитающего счетчика, находящегося в состоянии S=1111, счетного импульса x(t)=1 он перейдет в состояние
- Дешифратор является
- Длительность хронирующего импульса в синхронном триггере ограничена условием
- Мультиплексор является
- Достоинством комбинационного сумматора с параллельным переносом является(ются)
- Накопитель БИС ПЗУ емкостью 512 Кбайт имеет запоминающих ячеек
- Недостатком комбинационного сумматора с параллельным переносом является(ются)
- Число состояний 4-разрядного бинарного счетчика равно
- На схемах ЦУ для обозначения ИС ОЗУ используют обозначение
- При поступлении на вход суммирующего 3-разрядного бинарного вычитающего счетчика, находящегося в состоянии S=101, счетного импульса x(t)=0 он
- Цена по Квайну n-разрядного комбинационного сумматора с параллельным переносом составляет
- Сумматор является
- При комбинации сигналов J=1, К=1, С=1 на входах синхронного RS-триггера он
- Аналитически функция полного дешифратора задается набором ПФ
- При комбинации сигналов R=0, S=1, С=0 на входах синхронного RS-триггера он
- Асинхронно RS-триггер может быть реализован на
- При комбинации сигналов J=0, К=0, С=0 на входах синхронного RS-триггера он
- Демультиплексор является
- На условно-графических обозначениях символы используются для обозначения
- Достоинством динамического ОЗУ является
- ЗУ емкостью 1 Mбит содержит ЗЯ
- Дешифратор является неполным, если он выполняет преобразование
- На схемах для масочных ПЗУ используют обозначение
- При комбинации сигналов Т=0, С=1 на входах синхронного Т-триггера он
- Достоинством комбинационного сумматора с последовательным переносом является(ются)
- Для реализации четырехразрядного регистра необходимо иметь
- Триггер является
- Наличие на входах асинхронного RS-триггера сигналов R=0, S=1
- При комбинации сигналов R=1, S=1, С=1 на входах синхронного RS-триггера он
Для реализации ЗУ типа LIFO можно использовать
- реверсивный регистр
- файловый регистр
- регистр сдвига
- дешифратор
Наличие на входах асинхронного RS-триггера сигналов R=0, S=0
- установит триггер в состояние «0»
- установит триггер в состояние «1»
- является запрещенной комбинацией
- не изменит его состояние
На условно-графических обозначениях символы используются для обозначения
- дешифраторов
- сумматоров
- регистров сдвига
- реверсивных регистров сдвига
Цифровой компаратор является
- коммутатором
- комбинационной схемой
- последовательностным цифровым узлом
- преобразователем кодов
При комбинации сигналов J=0, К=1, С=0 на входах синхронного RS-триггера он
- будет в состоянии 1, независимо от предыдущего состояния
- изменит свое состояние
- не изменит своего состояния
- будет в состоянии 0, независимо от предыдущего состояния
ЗУ емкостью 1 Кбит содержит ЗЯ
- 1000
- 1024
- 212
- 2048
На условно-графических обозначениях символы Т используются для обозначения
- сумматоров
- логических элементов — инверторов
- дешифраторов
- триггеров
Счетным триггером называют
- синхронный RS-триггер
- Т-триггер
- D-триггер
- JK-триггер
При комбинации сигналов D=0, C=0 на входах синхронного D-триггера он
- не изменит свое состояние
- изменит свое состояние
- будет в состоянии 1, независимо от предыдущего состояния
- будет в состоянии 0, независимо от предыдущего состояния
Всякий набор унитарного двоичного N-разрядного кода характеризуется
- единственной единицей в одном из разрядов
- числом единиц не более N-1
- числом единиц не более N-2
- единицей не более чем в двух разрядах
При комбинации сигналов R=1, S=0, С=0 на входах синхронного RS-триггера он
- будет в состоянии 1, независимо от предыдущего состояния
- изменит свое состояние
- не изменит своего состояния
- будет в состоянии 0, независимо от предыдущего состояния
При наличии на входе мультиплексора информационного кода Х и адресного кода А=011 на выходе мультиплексора будет значение
- x3
- x2
- x4
- x7
При комбинации сигналов D=0, C=1 на входах синхронного D-триггера он
- не изменит своего состояния
- будет в состоянии 0, независимо от предыдущего состояния
- будет в состоянии 1, независимо от предыдущего состояния
- изменит свое состояние
При подаче на входы асинхронного RS-триггера сигналов R=0, S=1 на его инверсном выходе
- сигнал изменится на противоположный
- будет 0, независимо от предыдущего состояния триггера
- будет 1, независимо от предыдущего состояния триггера
- сигнал не изменится
При комбинации сигналов J=1, К=0, С=0 на входах синхронного RS-триггера он
- будет в состоянии 0, независимо от предыдущего состояния
- будет в состоянии 1, независимо от предыдущего состояния
- не изменит своего состояния
- изменит свое состояние
ЗУ емкостью 1 Тбит содержит ЗЯ
- 230
- 220
- 240
- 210
При подаче на входы асинхронного RS-триггера сигналов R=1, S=0 на его инверсном выходе
- будет 1, независимо от предыдущего состояния триггера
- будет 0, независимо от предыдущего состояния триггера
- сигнал изменится на противоположный
- сигнал не изменится
Для операции М2 используют обозначение
- Å
При комбинации сигналов J=1, К=0, С=1 на входах синхронного RS-триггера он
- не изменит своего состояния
- будет в состоянии 0, независимо от предыдущего состояния
- изменит свое состояние
- будет в состоянии 1, независимо от предыдущего состояния
При комбинации сигналов R=0, S=1, С=1 на входах синхронного RS-триггера он
- изменит свое состояние
- не изменит своего состояния
- будет в состоянии 0, независимо от предыдущего состояния
- будет в состоянии 1, независимо от предыдущего состояния
При комбинации сигналов D=1, C=0 на входах синхронного D-триггера он
- изменит свое состояние
- будет в состоянии 1, независимо от предыдущего состояния
- не изменит свое состояние
- будет в состоянии 0, независимо от предыдущего состояния
При поступлении на вход суммирующего 4-разрядного бинарного вычитающего счетчика, находящегося в состоянии S=1111, счетного импульса x(t)=1 он перейдет в состояние
- S=0000
- S=0111
- S=1110
- S=0101
Дешифратор является
- комбинационным сумматором
- коммутатором
- преобразователем кодов
- последовательностным цифровым узлом
Длительность хронирующего импульса в синхронном триггере ограничена условием
Мультиплексор является
- комбинационным сумматором
- коммутатором
- преобразователем кодов
- последовательностным цифровым узлом
Достоинством комбинационного сумматора с параллельным переносом является(ются)
- возможность наращивания разрядности
- низкие затраты на аппаратную реализацию
- высокая точность вычислений
- высокое быстродействие
Накопитель БИС ПЗУ емкостью 512 Кбайт имеет запоминающих ячеек
- 512000
- 29
- 2048
- 210
Недостатком комбинационного сумматора с параллельным переносом является(ются)
- низкое быстродействие
- большие затраты на аппаратную реализацию
- невозможность наращивания разрядности
- низкая надежность
Число состояний 4-разрядного бинарного счетчика равно
- 8
- 4
- 32
- 16
На схемах ЦУ для обозначения ИС ОЗУ используют обозначение
- ROM
- ALU
- CPU
- RAM
При поступлении на вход суммирующего 3-разрядного бинарного вычитающего счетчика, находящегося в состоянии S=101, счетного импульса x(t)=0 он
- перейдет в состояние S=101
- не изменит своего состояния
- перейдет в состояние S=110
- перейдет в состояние S=001
Цена по Квайну n-разрядного комбинационного сумматора с параллельным переносом составляет
- »n3
- »n4
- »n2
- »3n3
Сумматор является
- коммутатором
- последовательностным цифровым узлом
- комбинационной схемой
- преобразователем кодов
При комбинации сигналов J=1, К=1, С=1 на входах синхронного RS-триггера он
- будет в состоянии 1, независимо от предыдущего состояния
- будет в состоянии 0, независимо от предыдущего состояния
- изменит свое состояние
- не изменит своего состояния
Аналитически функция полного дешифратора задается набором ПФ
При комбинации сигналов R=0, S=1, С=0 на входах синхронного RS-триггера он
- будет в состоянии 0, независимо от предыдущего состояния
- изменит свое состояние
- не изменит своего состояния
- будет в состоянии 1, независимо от предыдущего состояния
Асинхронно RS-триггер может быть реализован на
- двух 2И элементах
- двух 2ИЛИ элементах
- одном 4И-НЕ элементе
- двух 2И-НЕ элементах
При комбинации сигналов J=0, К=0, С=0 на входах синхронного RS-триггера он
- изменит свое состояние
- не изменит своего состояния
- будет в состоянии 0, независимо от предыдущего состояния
- будет в состоянии 1, независимо от предыдущего состояния
Демультиплексор является
- коммутатором
- последовательностным цифровым узлом
- преобразователем кодов
- комбинационным сумматором
На условно-графических обозначениях символы используются для обозначения
- регистров сдвига
- сумматоров
- реверсивных регистров сдвига
- дешифраторов
Достоинством динамического ОЗУ является
- высокое быстродействие
- стойкость к ионизирующим воздействиям
- низкое энергопотребление
- низкая стоимость и высокая надежность
ЗУ емкостью 1 Mбит содержит ЗЯ
- 106
- 220
- 210
- 213
Дешифратор является неполным, если он выполняет преобразование
На схемах для масочных ПЗУ используют обозначение
- RОM
- EPROM
- PROM
- REPROM
При комбинации сигналов Т=0, С=1 на входах синхронного Т-триггера он
- изменит свое состояние
- будет в состоянии 0, независимо от предыдущего состояния
- не изменит своего состояния
- будет в состоянии 1, независимо от предыдущего состояния
Достоинством комбинационного сумматора с последовательным переносом является(ются)
- высокое быстродействие
- возможность наращивания разрядности
- низкие затраты на аппаратную реализацию
- высокая точность вычислений
Для реализации четырехразрядного регистра необходимо иметь
- 2 синхронных триггера
- 4 синхронных триггера
- 6 синхронных триггеров
- 4 асинхронных триггера
Триггер является
- узлом накапливающего (последовательностного) типа
- комбинационной схемой
- преобразователем кода
- коммутатором
Наличие на входах асинхронного RS-триггера сигналов R=0, S=1
- установит триггер в состояние «0»
- является запрещенной комбинацией
- установит триггер в состояние «1»
- не изменит его состояние
При комбинации сигналов R=1, S=1, С=1 на входах синхронного RS-триггера он
- будет в состоянии 0, независимо от предыдущего состояния
- может оказаться в любом состоянии (как 1, так и 0)
- изменит свое состояние
- будет в состоянии 1, независимо от предыдущего состояния